日本老熟妇一二三区-麻豆视频精品一区-人妻中文字幕xx-一区二区美女少妇-日本成人一级在线

  • T2FP6U_8DSP_DDR_ZD通用信號處理模塊
  • 價格:面議
  • 品牌:未填寫
  • 產(chǎn)品簡介:
  • 概述T2FP6U_8DSP_DDR_ZD是基于美國ADI公司推出的TigerSHARC系列高性能浮點DSP--ADSP-TS201s,采用標(biāo)準(zhǔn)cPCI+ZD總線所構(gòu)建的通用信號處理模塊。ADSP-TS201s目前的最高內(nèi)核時鐘是600 MHz,可以提供3.6 GFLOPs的浮點處理能力。T2FP6U_8DSP_DDR_ZD處理模塊裝配了8片ADSP-TS201s,最大可以提供28.8 GFLOPs的浮點處理能力,可以為

    產(chǎn)品詳情商家聯(lián)系電話:010-68429855
    概述

    T2FP6U_8DSP_DDR_ZD是基于美國ADI公司推出的TigerSHARC系列高性能浮點DSP--ADSP-TS201s,采用標(biāo)準(zhǔn)cPCI+ZD總線所構(gòu)建的通用信號處理模塊。ADSP-TS201s目前的最高內(nèi)核時鐘是600 MHz,可以提供3.6 GFLOPs的浮點處理能力。
    T2FP6U_8DSP_DDR_ZD處理模塊裝配了8片ADSP-TS201s,最大可以提供28.8 GFLOPs的浮點處理能力,可以為雷達、電子干擾、聲納等高速實時信號處理任務(wù)提供可靠保障。T2FP6U_8DSP_DDR_ZD處理模塊板載DDR2顆粒最大8GB存儲容量,工作頻率為200MHz時,實際測試連續(xù)進行行訪問帶寬可達到740MBps,連續(xù)進行列訪問的帶寬為360MBps,可以勝任大容量數(shù)據(jù)處理、隨機地址訪問、高數(shù)據(jù)吞吐率的任務(wù)。另外,板上提供多種板間互聯(lián)方式,可通過4個TS201雙向Link和其它TigerSHARC板卡互聯(lián),也可通過串行RapidIO、cPCI、RocketIO和FPDP接口與其它異構(gòu)DSP處理板進行互連和高速數(shù)據(jù)傳輸。
    對處理系統(tǒng)處理量擴展的要求可以通過增加T2FP6U_8DSP_DDR_ZD板卡的數(shù)量來實現(xiàn)。例如在一個標(biāo)準(zhǔn)的8槽ZD機箱中,可以插入6塊T2FP6U_8DSP_DDR_ZD處理板,提供超過172.8 GFLOPs的處理能力。
    T2FP6U_8DSP_DDR_ZD處理模塊可以通過ADI公司提供的VDSP++專用DSP開發(fā)工具,進行DSP的代碼開發(fā)和調(diào)試。T2FP6U_8DSP_DDR_ZD處理模塊同時支持ADI公司VDK軟件,在DSP上運行實時操作系統(tǒng)。同時該處理模塊還有配套的DSP底層函數(shù)庫(DSP_Lib),可以便于DSP底層操作的開發(fā)。

    應(yīng)用領(lǐng)域

    雷達、電子干擾、聲納等實時信號處理系統(tǒng);
    高速數(shù)據(jù)采集處理系統(tǒng)。



    技術(shù)特點

    處理能力:
    四個處理器節(jié)點,每個處理器節(jié)點包含兩個DSP節(jié)點,每個DSP節(jié)點內(nèi)的兩片TS201共享總線:(2×TS201)+FPGA+DDR2;
    8片TS201處理能力:28.8GFLOPs;
    存儲能力
    每片TS201內(nèi)置24M bit RAM;
    單板DDR2最大存儲能力:8G字節(jié);
    板載大容量FLASH、PROM,可分別實現(xiàn)對DSP和FPGA的程序加載;
    互聯(lián)能力
    PCI橋?qū)崿F(xiàn)系統(tǒng)PCI總線到局部PCI總線的轉(zhuǎn)換,F(xiàn)PGA0內(nèi)實現(xiàn)PCI接口,四個完全獨立處理器節(jié)點(FPGA1上的NODE0、NODE1和FPGA2上的NODE2、NODE3)通過用戶自定義總線(UDB)共享局部PCI總線,支持66/33MHz,64/32bit PCI環(huán)境;
    每片TS201的四個Link口,三條實現(xiàn)節(jié)點內(nèi)的LINK互聯(lián),剩下的一條Link口,TS[0,2,4,6]連到FPGA0作為1bit加載Link,TS[1,3,5,7]連到J4上作為板間Link。板內(nèi)固定拓撲單個Link口單向帶寬600MB/s(1分頻),與FPGA0連接的單個Link口以及板間Link口單向帶寬150MB/s(4分頻);
    處理器節(jié)點內(nèi)的FPGA具有高速串行傳輸通道RocketIO,可以編程實現(xiàn)Serial RapidIO傳輸協(xié)議,F(xiàn)PGA1和FPGA2分別通過1個4X RocketIO與Z2相連,通過1個4X Serial RapidIO與Z3相連;
    FPGA0還與J5相連,定義了32bit FPDP傳輸通道;
    板間定義了定時同步總線,并通過CPLD與DSP的中斷、FLAG相連;
    FPGA
    板上共有三片大規(guī)模Xilinx公司Virtex-5系列FPGA;
    FPGA0主要實現(xiàn)PCI總線,F(xiàn)PGA1、FPGA2主要實現(xiàn)DSP總線、RapidIO之間數(shù)據(jù)的不同交換方式;
    軟件支持:  
    VDSP++
    VDK
    DSP_Lib

    物理特性

    尺寸:
    233.35×160×2(mm);
    標(biāo)準(zhǔn)6U cPCI板卡。
    工作溫度:
    商業(yè)級:0℃ ~ 60℃;
    工業(yè)級:-40℃~ 80℃。

    功耗:60W。
    散熱:
    商業(yè)級:冷風(fēng)散熱;
    工業(yè)級:冷板傳導(dǎo)散熱。
    振動:工業(yè)加固級:6Grms@20~2000Hz,3軸,15min。
    沖擊:20g/6ms,3軸
    廠商資料
    雷達系統(tǒng)、衛(wèi)星導(dǎo)航、處理系統(tǒng)、模擬系統(tǒng)、存儲系統(tǒng)、板卡級產(chǎn)品
    廠商動態(tài)
     
    網(wǎng)站首頁  |  關(guān)于我們  |  聯(lián)系我們  |  廣告服務(wù)  |  版權(quán)隱私  |  友情鏈接  |  站點導(dǎo)航